close
真值表:表示邏輯閘輸出與輸入之間的邏輯關係。輸入在左邊,輸出在右邊。有N個輸入變數,則有2^N個輸入組合。
布林代數式:描述數位邏輯電路的輸入與輸出之間的相互關係。
NOT gate 反閘:又稱反向器(Inverter),輸出恆為輸入的反相。
布林式: .png&ver=20250714&width=40)
或.png&ver=20250714&width=44)

.png&ver=20250714&width=40)

.png&ver=20250714&width=44)

符號表式:



真值表:
輸入
|
輸出
|
![]() ![]() |
![]() ![]() |
0
|
1
|
1
|
0
|
OR gate 或閘:任一輸入端的信號為邏輯1時,則輸出為邏輯1。
布林式:.png&ver=20250714&width=70)

.png&ver=20250714&width=70)

符號表式:



真值表:
輸入
|
輸出
|
|
![]() ![]() |
![]() ![]() |
![]() ![]() |
0
|
0
|
0
|
0
|
1
|
1
|
1
|
0
|
1
|
1
|
1
|
1
|
AND gate 及閘:任一輸入端的信號為邏輯0時,則輸出為邏輯0。所有輸入端的信號皆為邏輯1,則輸出為邏輯1。
布林式:.png&ver=20250714&width=51)

.png&ver=20250714&width=51)

符號表式:



真值表:
輸入
|
輸出
|
|
![]() ![]() |
![]() ![]() |
![]() ![]() |
0
|
0
|
0
|
0
|
1
|
0
|
1
|
0
|
0
|
1
|
1
|
1
|
NOR gate 反或閘:將或閘的輸出再經反相器反相所組成的邏輯閘。任一輸入端的信號為邏輯1時,則輸出為邏輯0。所有輸入端的信號皆為邏輯0,則輸出為邏輯1。
布林式:.png&ver=20250714&width=100)

.png&ver=20250714&width=100)

符號表式:



真值表:
輸入
|
輸出
|
|
![]() ![]() |
![]() ![]() |
![]() ![]() |
0
|
0
|
1
|
0
|
1
|
0
|
1
|
0
|
0
|
1
|
1
|
0
|
反或閘的應用替代為反閘:


反或閘的應用替代為或閘:


反或閘的應用替代為及閘:


NAND gate 反及閘:將及閘的輸出再經反相器反相所組成的邏輯閘。任一輸入端的信號為邏輯0時,則輸出為邏輯1。所有輸入端的信號皆為邏輯1,則輸出為邏輯0。
布林式:.png&ver=20250714&width=51)

.png&ver=20250714&width=51)

符號表式:



真值表:
輸入
|
輸出
|
|
![]() ![]() |
![]() ![]() |
![]() ![]() |
0
|
0
|
1
|
0
|
1
|
1
|
1
|
0
|
1
|
1
|
1
|
0
|
反及閘的應用替代為反閘:


反及閘的應用替代為及閘:


反及閘的應用替代為或閘:


XOR gate 互斥或閘:只有在輸入有奇數個"1"的時候,輸出才是"1"。
布林式:.png&ver=20250714&width=285)

.png&ver=20250714&width=285)

符號表式:



真值表:
輸入
|
輸出
|
|
![]() ![]() |
![]() ![]() |
![]() ![]() |
0
|
0
|
0
|
0
|
1
|
1
|
1
|
0
|
1
|
1
|
1
|
0
|
XNOR gate 互斥反或閘:只有在輸入有偶數個"1"(含零個"1")的時候,輸出才是"1"。
布林式:.png&ver=20250714&width=349)

.png&ver=20250714&width=349)

符號表式:



輸入
|
輸出
|
|
![]() ![]() |
![]() ![]() |
![]() ![]() |
0
|
0
|
1
|
0
|
1
|
0
|
1
|
0
|
0
|
1
|
1
|
1
|
文章標籤
全站熱搜